慧聪物联网 | 慧聪智能硬件网 | 慧聪新能源网 | 慧聪LED网 | 慧聪电气网 | 慧聪安防网 | 慧聪IT网 | 慧聪变频器网
特惠新品微信
投稿
热门推荐:传感器专栏 | 半导体专栏 | 晶振专栏 | 电容器专栏 | 威腾网 | 买芯片 采购 | 唯样商城 | 中国电子展 | 2018品牌盛会TOP10榜单

慧聪电子网首页 > 行业资讯 > 新品信息 > 正文

分享到

Intel公开三项全新封装技术:灵活、高能集成多芯片

http://www.ec.hc360.com2019年07月11日09:03 来源:快科技T|T

    在本周旧金山举办的SEMICONWest大会上,Intel介绍了三项全新的先进芯片封装技术,并推出了一系列全新基础工具,包括EMIB、Foveros技术相结合的创新应用,新的全方位互连(ODI)技术等。

    作为芯片制造过程的最后一步,封装在电子供应链中看似不起眼,却一直发挥着极为关键的作用。作为处理器和主板之间的物理接口,封装为芯片的电信号和电源提供着陆,尤其随着行业的进步和变化,先进封装的作用越来越凸显。

    另一方面,半导体工艺和芯片架构的日益复杂,传统SoC二维单芯片思路已经逐渐行不通,chiplet多个小芯片封装成为大势所趋。

    Intel正是利用先进技术,将芯片和小芯片封装在一起,达到SoC的性能,而异构集成技术提供了灵活性,能够混搭各种IP和工艺、不同的内存和I/O单元,Intel的垂直集成结构在异构集成时代尤其独具优势。

    Intel此次公布的三项全新封装技术分别是:

    一、Co-EMIB

    利用利用高密度的互连技术,将EMIB(嵌入式多芯片互连桥接)2D封装和Foveros3D封装技术结合在一起,实现高带宽、低功耗,以及相当有竞争力的I/O密度。

    Co-EMIB能连接更高的计算性能和能力,让两个或多个Foveros元件互连从而基本达到SoC性能,还能以非常高的带宽和非常低的功耗连接模拟器、内存和其他模块。

    Foveros3D封装是Intel在今年初的CES上提出的全新技术,为CPU处理器引入3D堆叠设计,可以实现芯片上堆叠芯片,而且能整合不同工艺、结构、用途的芯片,相关产品将从2019年下半年开始陆续推出。

    二、ODI

    ODI全程Omni-DirectionalInterconnect,也就是全方位互连技术,为封装中小芯片之间的全方位互连通信提供了更大的灵活性。

    ODI封装架构中,顶部的芯片可以像EMIB下一样,与其他小芯片进行水平通信,还可以像Foveros下一样,通过硅通孔(TSV)与下面的底部裸片进行垂直通信。

    ODI利用更大的垂直通孔,直接从封装基板向顶部裸片供电,比传统硅通孔更大、电阻更低,因而可提供更稳定的电力传输,同时通过堆叠实现更高的带宽和更低的时延。

    此外,这种方法减少了基底芯片所需的硅通孔数量,为有源晶体管释放更多的面积,并优化了裸片的尺寸。

    三、MDIO

    基于高级接口总线(AIB)物理层互连技术,Intel发布了这种名为MDIO的全新裸片间接口技术。

    MDIO技术支持对小芯片IP模块库的模块化系统设计,能效更高,响应速度和带宽密度可以是AIB技术的两倍以上。

    Intel强调,这些全新封装技术将与Intel的制程工艺相结合,成为芯片架构师的创意调色板,自由设计创新产品。

    

责任编辑:刘婷婷

声明:本网站中,来源标明为“ 慧聪电子网”的文章,转载请标明出处。

欢迎投稿,邮箱:yusy@hc360.com

友情链接

申请友情链接

赛迪网 RFID世界网电子信息产业网畅享网与非网电子产品世界中电网威腾网慧聪家电网慧聪IT网慧聪安防网

慧聪电子网总部

广州市越秀区东风东路745号紫园商务大厦19楼

慧聪电子网分部

深圳市福田区深南中路2070号电子科技大厦A座2106

关于我们 | 加入我们 | 我要投稿
| 寻求报道 | 申请合作

Copyright?2000-2014 hc360.com. All Rights Reserved
京ICP证010051号 海淀公安局网络备案编号:11010802015485